机读格式显示(MARC)
- 000 01733nam0 2200421 450
- 010 __ |a 978-7-5606-3451-7 |d CNY46.00
- 092 __ |a CN |b 人天644-2936
- 100 __ |a 20140922d2014 em y0chiy0110 ea
- 200 1_ |a 基于FPGA的嵌入式系统设计 |A ji yu FPGAde qian ru shi xi tong she ji |e Altera SoC FPGA |f 任爱锋[等]编著
- 210 __ |a 西安 |c 西安电子科技大学出版社 |d 2014.08
- 215 __ |a 379页 |c 图 |d 26cm
- 300 __ |a 高等学校电子信息类专业“十二五”规划教材
- 304 __ |a 编著还有:罗丰,宋士权,董怡斌
- 330 __ |a 本书全面介绍基于Altera新型系列器件,EDA设计软件Quartus II以及EDA设计中常用的第三方工具软件,这部分是后面各部分学习的基础。基于FPGA的嵌入式软件设计,包括Quartus II的SOPC Builder系统级设计,新版本Qsys系统级设计,和Nios II嵌入式软件集成开发环境。IP核设计应用,包括基于Simulink环境的系统级设计软件DSP Builder和DSP Builder Advanced,PCIE编译器、三速以太网IP和FFT兆核函数等。
- 333 __ |a 高校FPGA的嵌入式系统相关专业师生
- 517 1_ |a Altera SoC FPGA
- 606 0_ |a 微型计算机 |A Wei Xing Ji Suan Ji |x 系统设计 |x 高等学校 |j 教材
- 606 0_ |a 现场可编程门阵列 |A Xian Chang Ke Bian Cheng Men Zhen Lie |x 高等学校 |j 教材
- 606 0_ |a 微型计算机 |A Wei Xing Ji Suan Ji
- 606 0_ |a 系统设计 |A Xi Tong She Ji
- 606 0_ |a 现场可编程门阵列 |A Xian Chang Ke Bian Cheng Men Zhen Lie
- 701 _0 |a 任爱锋 |A ren ai feng |4 编著
- 801 _0 |a CN |b 人天书店 |c 20140922
- 856 __ |u 9787560634517.jpg
- 905 __ |a LIB |d TP360.2/6