机读格式显示(MARC)
- 000 01664nam0 2200325 450
- 010 __ |a 978-7-115-45934-3 |d CNY56.00
- 100 __ |a 20190226d2018 em y0chiy50 ea
- 200 1_ |a 数字逻辑与EDA设计 |A shu zi luo ji yu EDA she ji |f 丁磊主编 |g 张海笑,冯永晋,江志文编著
- 210 __ |a 北京 |c 人民邮电出版社 |d 2018
- 300 __ |a 普通高等学校电类规划教材 工业和信息化普通高等教育“十三五”规划教材立项项目
- 330 __ |a 本书共分三个部分:经典篇、现代篇及实验篇,经典篇(第1~3章)主要介绍数字电路的基本概念、基础知识以及组合与时序逻辑电路的分析和设计方法。现代篇(第4~7章)介绍Verilog HDL的基本语法以及基于Verilog HDL和EDA工具的数字电路设计方法,其中第4、5章介绍基本概念和Verilog HDL语法,并给出了几个详细例子的设计流程,是设计的基础。第6、7章介绍基本组合逻辑电路和时序电路的设计、综合及验证方法,其中第7章的综合例子由浅入深,尝试引导读者进行实际应用的设计。实验篇(第8章)是配合第1~7章的实验部分,主要介绍自主研发的能完全满足本课程实验需求的实验箱、基于此实验箱的数字逻辑实验,以及用EDA工具进行数字逻辑设计、仿真及在实验箱上进行验证。
- 606 0_ |a 数字电路 |A Shu Zi Dian Lu |x 逻辑设计 |x 高等学校 |j 教材
- 606 0_ |a 数字集成电路 |A Shu Zi Ji Cheng Dian Lu |x 电路设计 |x 计算机辅助设计 |x 高等学校 |j 教材
- 701 _0 |a 丁磊 |A Ding Lei |4 主编
- 702 _0 |a 张海笑 |A zhang hai xiao |4 编著
- 702 _0 |a 冯永晋 |A feng yong jin |4 编著
- 702 _0 |a 江志文 |A jiang zhi wen |4 编著
- 801 _0 |a CN |b LIB |c 20190926
- 905 __ |a LIB |d TN790.2/14