机读格式显示(MARC)
- 010 __ |a 978-7-121-25773-5 |d CNY99.00
- 100 __ |a 20150529d2015 em y0chiy0110 ea
- 200 1_ |a 基于NiosⅡ的嵌入式SoPC系统设计与Verilog开发实例 |A ji yu NiosⅡde qian ru shi SoPCxi tong she ji yu Verilogkai fa shi li |d = Embedded SoPC design with NiosⅡprocessor and Verilog examples |f (美) 曲(Pong P. Chu)著 |g 金明录, 门宏志译 |z eng
- 210 __ |a 北京 |c 电子工业出版社 |d 2015
- 215 __ |a 20, 641页 |c 图 |d 26cm
- 225 2_ |a 嵌入式技术与电子设计丛书 |A qian ru shi ji shu yu dian zi she ji cong shu
- 306 __ |a 本书简体中文版专有翻译出版权由美国John Wiley & Sons, Inc.授予电子工业出版社
- 314 __ |a Pong P. Chu, 博士, 美国俄亥俄州克里夫兰州立大学电子与计算机工程系的副教授。
- 330 __ |a 本书利用Altera FPGA开发板和Nios II软核处理器, 揭示了基于FPGA的嵌入式系统特有的硬件可编程性, 采用“做中学”的模式, 介绍了基于Verilog的嵌入式SoPC设计的基本概念和技术。本书通过许多实例说明软、硬件的设计和开发过程, 并给出了完整的代码和丰富的实验题目。
- 461 _0 |1 2001 |a 嵌入式技术与电子设计丛书
- 500 10 |a Embedded SoPC design with NiosⅡprocessor and Verilog examples |A Embedded Sopc Design With NiosⅡprocessor And Verilog Examples |m Chinese
- 606 0_ |a 可编程序逻辑器件 |A ke bian cheng xu luo ji qi jian |x 系统设计 |j 教材
- 606 0_ |a 可编程序逻辑器件 |A ke bian cheng xu luo ji qi jian |x 系统开发 |j 教材
- 606 0_ |a 可编程序逻辑器件 |A ke bian cheng xu luo ji qi jian
- 606 0_ |a 系统设计 |A xi tong she ji
- 701 _1 |c (美) |a 曲 |A qu |c (Chu, Pong P.) |4 著
- 702 _0 |a 金明录 |A jin ming lu |4 译
- 702 _0 |a 门宏志 |A men hong zhi |4 译
- 801 _0 |a CN |b LIB |c 20160316
- 905 __ |a LIB |d TP332.1/59